×
2012/01/05 · Based on "PukiWiki". Powered by PHP 7.1.33. HTML convert time: 0.840 sec.
SmartSim · ロジック回路設計とシミュレーションソフト ; Qucs-S · いろいろなSPICEシミュレータのフロントエンド ; Wired Logic · ピクセルベースの論理回路シミュレータ.
2012/01/05 · VHDLからLSIのレイアウトパターンを生成. Sweet Home 3D (フリー). 家具の配置などをシミュレートできる. KAD (フリー). 2D CAD system based on QCad by ...
2012/01/05 · VHDLからLSIのレイアウトパターンを生成. GHDL (フリー). GCCを使ったVHDL ... XILINXのFPGA、CPLD設計ソフト. gschem (フリー). 回路図エディタ. gsch2pcb ...
2012/01/05 · Alliance --VHDLからLSIのレイアウトパターンを生成; AllKnowingDNS --IPv6用逆引きDNS; AllTray --アイコン化しないでシステムトレイに収納; Alot ...
最も的確な検索結果を表示するために、上の 5 件と似たページは除外されています。 検索結果をすべて表示するには、ここから再検索してください